本文主要是介绍arm中的PLL,MPLL,UPLL,FCLK,HCLK,PCLK的作用概述,希望对大家解决编程问题提供一定的参考价值,需要的开发者们随着小编来一起学习吧!
前言:不同公司,不同等级的ARM架构也是有许多共同的地方,因此以最为广泛使用的2440为实例讲解。
一,PLL
S3C2440 CPU主频可达 400MHz,开发板上的外接晶振为 12M,通过时钟控制逻辑的PLL(phase locked loop,锁相环电路)来倍频这个系统时钟。2440有 两个PLL(phase locked loop)一个是 MPLL,一个是 UPLL。UPLL专用于 USB设备,常用频率为 48MHz和 96MHz。MPLL用于 CPU及其他外围器件,用于产生 FCLK, HCLK, PCLK三种频率,上电时,PLL并没有被启动,FCLK=Fin=12MHz,若要提高系统时钟,需要软件来启动PLL。
1,FCLK是 CPU提供的时钟信号。
2,HCLK是为AHB总线提供的时钟信号, Advanced High-performance Bus,主要用于 高速外设,比如内存控制器,中断控制器,LCD控制器, DMA 等。
3,PCLK是为APB总线提供的时钟信号,Advanced Peripherals Bus,主要用于 低速外设,比如看门狗,UART控制器, IIS, I2C, SDI/MMC, GPIO,RTC and SPI等。
二,参考文件
1,http://blog.csdn.net/heqiuya/article/details/8021655
2,http://zhidao.baidu.com/link?url=BAvsqdcOAUPbMGVpv8NPjB8bs9HG9wpnKcZy65C0tK-V71W-TGBE0iVcbs3lmlOZbdVKT96d8Mq5iCr2Si6r8gX1aJxlF32GKwDPrrl55UG
这篇关于arm中的PLL,MPLL,UPLL,FCLK,HCLK,PCLK的作用概述的文章就介绍到这儿,希望我们推荐的文章对编程师们有所帮助!