upll专题

arm中的PLL,MPLL,UPLL,FCLK,HCLK,PCLK的作用概述

前言:     不同公司,不同等级的ARM架构也是有许多共同的地方,因此以最为广泛使用的2440为实例讲解。 一,PLL     S3C2440 CPU主频可达 400MHz,开发板上的外接晶振为 12M,通过时钟控制逻辑的PLL(phase locked loop,锁相环电路)来倍频这个系统时钟。2440有 两个PLL(phase locked loop)一个是 MPL