单面PCB布线阻抗的工程设计

2023-10-17 13:20

本文主要是介绍单面PCB布线阻抗的工程设计,希望对大家解决编程问题提供一定的参考价值,需要的开发者们随着小编来一起学习吧!

        单面PCB布线阻抗的工程设计。碎片三分钟,收获一丢丢。

  此课题来源于一次直播过程的学员提问,当时没回答,因为三言两语讲不清楚。

  大概率您会这么想:

  单面PCB,没有地平面,采用双侧都有地线的共面波导结构,就能实现布线阻抗控制:

 

  想得美,理论丰满,现实骨感。

  能想到用单面PCB实现布线阻抗控制的老板,一定在物料成本上考虑到了极致:

  与常规双面PCB相比,单面PCB少了过孔金属化、背面铜蚀刻、背面丝印、背面绿油等工序,减少了PCB制造成本;

  单面布线面积也一定会尽量减小,两侧铺地增加了布线面积、增加了布通难度,所以只能单侧铺地(跟随地线)。

  那么,单侧铺地的阻抗由铺地间隙Gap大小决定?

  那又单纯了,典型的没经过社会拷打。

  能想到单面布线阻抗控制的老板,一定会找个极低成本的三线PCB厂家加工,别指望线宽(等同于线间隙Gap)加工精度了。这种三线PCB厂家只保证基本的通断。

  单侧铺地的Gap与阻抗关系

 

  为了让大家死心,特意用HFSS建模,FR4介质厚度20mil,铜厚1.4mil,线宽30mil。看一眼单侧铺地的Gap与阻抗关系:

  看一眼单侧铺地的Gap与阻抗关系:

 

  30mil线宽单面布线,铺铜间隙Gap=4mil(主流PCB厂家普通制造工艺能加工的铺铜间隙),阻抗也只能做到77欧,与50欧相差太远。

  铺铜间隙Gap=4mil大概是主流PCB厂家能保证通断能力的铺铜间隙,实际加工出来的Gap可能3~5mil范围,有+/-1mil误差是很正常的,会导致阻抗控制误差超过20%。

  即使如此,别指望低成本的三流PCB厂家也能加工出4mil铺铜间隙。

  上图的紫色线,对应铺铜间隙Gap=16mil。

  解决方案

  根据公式Z0 = sqrt(L0/C0),增加单位长度的电容量,就能降低阻抗到50欧。

  单位长度,是指远小于导波波长的长度。

  单位长度的电容量,用均匀排列的贴片电容实现。

  下图模型:

 

  仿真出来的阻抗如下:

 

  红线0.4pF,TDR曲线显示的阻抗88欧;

  绿线2pF,TDR曲线是最接近于50欧的;

  说明这个长度2000mil的布线结构,需要用贴片电容增加总共5*2 = 10pF左右的附加电容,才能将阻抗压到50欧左右。

  看看回波损耗:

 

  对于数字电路,假设以回波损耗10dB为限:

  5*2pF拓朴结构,大致能传输1Gbps信号。

  5*0.4pF拓朴结构,大致能传输0.15Gbps信号。

  还是有收获的。

  单位长度减半

  下图模型:

 

  看看上图拓朴结构的TDR瞬时阻抗,与上升沿Tr关系:

 

  蓝线阻抗大致控制在+/-10%,对应上升时间Tr=200ps。

  绿线阻抗大致控制在+/-5%,对应上升时间Tr=500ps。

  再看看回波损耗:

 

  按照前面假设的标准,每隔180mil布局1pF电容,大致能传输2.2Gbps数据信号。

  本文的模型,用了HFSS的LumpRLC边界条件,这与实际的贴片元件仍然有分布参数的差异,低频率时误差不大。

  总结

  共面波导结构理论上能实现单面PCB布线的50欧阻抗控制,但实际工程上是很难实现的:因为要求铺铜间隔Gap小于4mil。

  可以采用大的铺铜间隔Gap=20mil,但每隔单位长度布局贴片电容的办法实现50欧阻抗控制:

  每隔360mil布局2pF电容,大致能传输1Gbps数据信号。

  每隔180mil布局1pF电容,大致能传输2Gbps数据信号。

  依此类推。

  电容间隔总不能小于封装本体吧?因此,这种拓朴结构只能用于低频低速信号。

  出品|EDA365

  作者|何平华老师

  注:本文为EDA365电子论坛原创文章,未经允许,不得转载

这篇关于单面PCB布线阻抗的工程设计的文章就介绍到这儿,希望我们推荐的文章对编程师们有所帮助!



http://www.chinasem.cn/article/225651

相关文章

Allegro PCB--报错

1。 走线上打孔 问题:在走线上打的Via,我通过"Assign net to Via", 给与网络。成功后。 跑Tools\Database check\ Update all DRC(including batch), Via 网络又没有了 原因& 解决方法: VIA没有和走线完全重合 换个方法: 直接在线上打孔 或者走线change成shape, 或者用细导线把孔连到线路上。

PCB散热设计

随着电子设备性能的不断提升,电路板上的元器件集成度越来越高,发热量也随之增加。如何有效管理这些热量,保证电路板在高温环境下的稳定运行,成为设计过程中一个不可忽视的问题。如果散热不佳,电子元件可能会因过热导致失效,从而影响设备的可靠性和寿命。因此,在设计阶段采取合理的散热措施尤为重要。 一、加散热铜箔与大面积电源地铜箔 散热铜箔是指在PCB(印刷电路板)上增加的金属导热层,通常覆盖在功率密集的

RF射频信号布局布线要点

RF射频信号布局布线要点 一、射频产品布局要求: 1、布局采用一字型布局。在同一个屏蔽腔体内,布局时应该按RF主信号流一字布局由于空间限制,如果在同一个屏蔽腔内,RF主信号的元器件不能采用一字布局时,可以采用L形布局,不要用U字形布局。 2、相同单元的布局要尽量保证完全相同。有多个接收通道和发射通道,就要保证多个通道的布局和布线要完全相同。 3、布局时就要考虑RF主信号走向,和器件

绘制PCB经验积累

绘制板子层数究竟是通过什么来进行判断的? 1.电路的复杂程度 信号数量和密度,电源和地的分布要求 2.工作频率和信号速度   对于高速信号的定义,之前的文章有讲过,当信号的时钟频率超过5MHz,或信号上升/下降的时间小于5ns时,一般需要使用多层板的设计。原因在于多层板设计可以有效控制信号回路的面积,以此来获得优秀的电气性能。 3.空间限制和尺寸要求 小型化,元器件布局和散热考虑 .

PCB过孔规则排列,还是随机?

在现代电子设备设计中,印刷电路板(PCB)的复杂性不断增加,尤其是在高密度集成电路和多层PCB中,过孔(Via)起到了至关重要的作用。过孔通过将PCB的不同层相互连接,使得电路板不再局限于平面的布线,而是实现了立体化的电气连接结构,从而提升了设计的灵活性和电气性能。 1. 过孔的定义与作用 过孔,顾名思义,是PCB板上的一种孔,用于连接PCB不同层之间的导电路径。由于单层PCB的布线空间有限

10.10 层次化网络模型和综合布线系统

层次化网络模型 综合布线系统 真题

猎板pcb研发工程师对HDI板的了解

作为一名电子研发工程师,在猎板PCB公司工作,我对HDI板(High Density Interconnector)的质量等级有着深入的了解。HDI板以其高密度互连的特性,在电子行业中扮演着至关重要的角色。我们通常根据HDI板的制造工艺复杂程度,也就是所谓的“阶数”,来区分其质量等级。 一阶HDI板是最基础的类型,它在标准多层板的基础上增加了一层微盲孔。这种设计相对简单,成本较低,适合大多数常规

Marin说PCB之闲谈设计经验之沟通

今天这期小编我不讲解技术,主要是分享一些个人的工作中的一些经验吧,首先给诸位分享的就是小编我的学的降龙十八掌第一式:沟通,为啥要说沟通是第一个我要说的话题呢,这个说来话长了,小编我就长话短说了。 因为对于一个刚刚接触到PCB行业的小白来说吧,你的画图技术能力是一方面,沟通的能力也是很重要的了,我在之前的国外的那家公司的上班的时候,经常听我们主管说的一局话就是学会有效沟通,这样你做事情就会

【Altium Designer脚本开发】——PCB平面绕组线圈 V1.4

PCB平面绕组线圈工具用于生成平面电机线圈,应用场景可参考平面电机的书籍、CNKI论文或平面电机的视频。此工具运行环境在Altium Designer中,可用于Altium Designer全系列的版本中。       以下工具可以定制和试用 原理图文档处理工具         ➡️物料编码自动查找工具         ➡️元器件参数集操作工具

硬件设计:查找原理图符号、PCB封装

PCB原理图符号和PCB封装 1.国外网站 PCB封装下载网站1:https://www.ultralibrarian.com PCB封装下载网站2:https://www.snapeda.com/home PCB封装下载网站3:https://componentsearchengine.com 原帖子:https://blog.csdn.net/tian362/article/detail