本文主要是介绍Xilinx FPGA软核开发流程,希望对大家解决编程问题提供一定的参考价值,需要的开发者们随着小编来一起学习吧!
Xilinx FPGA软核开发流程
环境说明
Vivado 2017.4 芯片 XC7K325
以下步骤只列提纲,后面有时间会增加图文具体操作步骤,欢迎大家讨论
具体步骤
- 创建vivado工程
- 放置模块
- 自动连线
- 生成Block Design
- 综合
- 实现
- 添加引脚分配
- 生成bit流
- 导出硬件
- Launch SD
- 编写软核程序
- 编译调试通过
- 回到Vivado添加elf
- 重新生成bit流
- 生成mcs
- 固化
这篇关于Xilinx FPGA软核开发流程的文章就介绍到这儿,希望我们推荐的文章对编程师们有所帮助!