Intel FPGA (5):dac tlv5618a

2024-04-02 14:20
文章标签 fpga dac intel tlv5618a

本文主要是介绍Intel FPGA (5):dac tlv5618a,希望对大家解决编程问题提供一定的参考价值,需要的开发者们随着小编来一起学习吧!

Intel FPGA (5):dac tlv5618a

前提摘要

  1. 个人说明:

    • 限于时间紧迫以及作者水平有限,本文错误、疏漏之处恐不在少数,恳请读者批评指正。意见请留言或者发送邮件至:“Email:noahpanzzz@gmail.com”
    • 本博客的工程文件均存放在:GitHub:https://github.com/panziping。
    • 本博客的地址:CSDN:https://blog.csdn.net/ZipingPan
  2. 参考:

    • 芯片型号:Intel EP4CE10F17C8(Cyclone IV E)
    • 《数字电子技术基础》-阎石
    • 《FPGA自学笔记—设计与验证》袁玉卓,曾凯锋,梅雪松
    • 《Verilog 数字系统设计教程》夏宇闻
    • 《Verilog HDL 高级数字设计》Michael D.Ciletti
    • 《Intel FPGA/CPLD设计》(基础篇)王欣 王江宏等
    • 《Intel FPGA/CPLD设计》(高级篇)王江宏 蔡海宁等
    • 《综合与时序分析的设计约束 Synopsys设计约束(SDC)实用指南》Sridhar Gangadharan
  3. 日期:

    • 2024-01-01

正文

数字模拟转换器(英语:Digital to analog converter,英文缩写:DAC)是一种将数字信号转换为模拟信号(以电流、电压或电荷的设备。

电流型DAC和电压型DAC是两种常见的数字模拟转换器类型,它们在设计和应用方面有所不同。以下是比较电流型DAC和电压型DAC的一些因素:

  • 输出形式:电流型DAC以电流形式输出模拟信号,而电压型DAC以电压形式输出模拟信号。这意味着电流型DAC的输出是通过传递电流来实现的,而电压型DAC的输出是通过产生电压来实现的。
  • 负载匹配:电流型DAC通常具有较低的输出阻抗,这使得它们对负载变化更具有稳定性。相比之下,电压型DAC的输出阻抗较高,需要进行额外的负载匹配以确保输出电压的稳定性。
  • 功耗:电流型DAC通常具有较低的功耗,因为它们不需要经过额外的缓冲放大器来驱动负载。电压型DAC则可能需要额外的缓冲放大器来提供足够的电流驱动能力,从而增加功耗。
  • 动态范围:在一些应用中,电流型DAC具有更广泛的动态范围,可以提供更高的分辨率和更精确的模拟输出。电压型DAC的动态范围可能受限于电源供应和输出缓冲电路的限制。

综上所述,选择电流型DAC还是电压型DAC取决于具体的应用需求。电流型DAC通常适用于对输出负载变化敏感、功耗要求较低且需要较高动态范围的应用。而电压型DAC则适用于对输出电压稳定性要求较高、对负载匹配较为灵活的应用。

本篇采用的DAC芯片是TLV5618A。这是一款双通道 ,12bit的电压输出型DAC。

硬件电路

在这里插入图片描述

TLV5618A

这里截取了74HC595的部分数据手册,读者自行阅读。

在这里插入图片描述

在这里插入图片描述

在这里插入图片描述

在这里插入图片描述

在这里插入图片描述

在这里插入图片描述

波形图

在这里插入图片描述

代码展示

module tlv5618_driver(clk,rst_n,dac_data,dac_load_en_go,cs_n,sclk,din,dac_convert_busy
);input 		 clk;input 		 rst_n;input [15:0] dac_data;input 		 dac_load_en_go;output 		 cs_n;output 		 sclk;output 		 din;output 		 dac_convert_busy;reg [15:0] r_dac_data;always@(posedge clk or negedge rst_n) beginif(!rst_n)r_dac_data <= 16'd0;else if(dac_load_en_go == 1'b1)r_dac_data <= dac_data;elser_dac_data <= r_dac_data;endlocalparam SPI_CLK = 12_500_000;localparam SYS_FREQ = 50_000_000;localparam SPI_CLK_DR =  SYS_FREQ / SPI_CLK;	//freq = 12.5Mhz,Fmax = 20Mhzreg r_dac_convert_en;wire w_dac_convert_end;always@(posedge clk or negedge rst_n) beginif(!rst_n)r_dac_convert_en <= 1'b0;else if(dac_load_en_go == 1'b1)r_dac_convert_en <= 1'b1;else if(w_dac_convert_end == 1'b1)r_dac_convert_en <= 1'b0;elser_dac_convert_en <= r_dac_convert_en;endassign dac_convert_busy = ~r_dac_convert_en;reg [$clog2(SPI_CLK_DR)-1:0]r_sclk_cnt;wire w_sclk_pluse;always@(posedge clk or negedge rst_n) beginif(!rst_n)r_sclk_cnt <= 'd0;else if(r_dac_convert_en == 1'b1) beginif(r_sclk_cnt == SPI_CLK_DR - 1'd1)r_sclk_cnt <= 'd0;else	r_sclk_cnt <= r_sclk_cnt + 1'd1;endelser_sclk_cnt <= 'd0;endassign w_sclk_pluse = (r_sclk_cnt == 'd1) ? 1'b1 : 1'b0;reg [5:0] r_bit_cnt;always@(posedge clk or negedge rst_n) beginif(!rst_n)r_bit_cnt <= 'd0;else if(r_dac_convert_en == 1'b1) beginif(w_sclk_pluse == 1'b1)r_bit_cnt <= r_bit_cnt + 1'b1;else r_bit_cnt <= r_bit_cnt;endelser_bit_cnt <= 'd0;endassign w_dac_convert_end = (r_bit_cnt == 6'd35) ? 1'b1 : 1'b0;reg r_sclk;reg r_cs_n;reg r_din;always@(posedge clk or negedge rst_n) beginif(!rst_n) beginr_cs_n <= 1'b1;r_din <= 1'b0;r_sclk <= 1'b0;endelse begincase(r_bit_cnt)6'd0 : begin r_cs_n <= 1'b1; r_din <= 1'b0; r_sclk <= 1'b0; end6'd1 : begin r_cs_n <= 1'b0; r_din <= 1'b0; r_sclk <= 1'b0; end6'd2 : begin r_din <= r_dac_data[15]; r_sclk <= 1'b1; end6'd3 : begin r_sclk <= 1'b0; end6'd4 : begin r_din <= r_dac_data[14]; r_sclk <= 1'b1; end6'd5 : begin r_sclk <= 1'b0; end6'd6 : begin r_din <= r_dac_data[13]; r_sclk <= 1'b1; end6'd7 : begin r_sclk <= 1'b0; end	6'd8 : begin r_din <= r_dac_data[12]; r_sclk <= 1'b1; end6'd9 : begin r_sclk <= 1'b0; end		6'd10 : begin r_din <= r_dac_data[11]; r_sclk <= 1'b1; end6'd11 : begin r_sclk <= 1'b0; end			6'd12 : begin r_din <= r_dac_data[10]; r_sclk <= 1'b1; end6'd13 : begin r_sclk <= 1'b0; end				6'd14 : begin r_din <= r_dac_data[9]; r_sclk <= 1'b1; end6'd15 : begin r_sclk <= 1'b0; end		6'd16 : begin r_din <= r_dac_data[8]; r_sclk <= 1'b1; end6'd17 : begin r_sclk <= 1'b0; end		6'd18 : begin r_din <= r_dac_data[7]; r_sclk <= 1'b1; end6'd19 : begin r_sclk <= 1'b0; end		6'd20 : begin r_din <= r_dac_data[6]; r_sclk <= 1'b1; end6'd21 : begin r_sclk <= 1'b0; end		6'd22 : begin r_din <= r_dac_data[5]; r_sclk <= 1'b1; end6'd23 : begin r_sclk <= 1'b0; end		6'd24 : begin r_din <= r_dac_data[4]; r_sclk <= 1'b1; end6'd25 : begin r_sclk <= 1'b0; end		6'd26 : begin r_din <= r_dac_data[3]; r_sclk <= 1'b1; end6'd27 : begin r_sclk <= 1'b0; end6'd28 : begin r_din <= r_dac_data[2]; r_sclk <= 1'b1; end6'd29 : begin r_sclk <= 1'b0; end	6'd30 : begin r_din <= r_dac_data[1]; r_sclk <= 1'b1; end6'd31 : begin r_sclk <= 1'b0; end		6'd32 : begin r_din <= r_dac_data[0]; r_sclk <= 1'b1; end6'd33 : begin r_sclk <= 1'b0; end			6'd34 : begin r_cs_n <= 1'b0; r_din <= 1'b0; r_sclk <= 1'b1; end  //notes:the next positive clock edge following the 16th falling clock edge.6'd35 : begin r_cs_n <= 1'b1; r_din <= 1'b0; r_sclk <= 1'b0; enddefault:begin r_cs_n <= 1'b1; r_din <= 1'b0; r_sclk <= 1'b0; endendcaseendendassign sclk = r_sclk;assign cs_n = r_cs_n;assign din = r_din;endmodule

TLV5618驱动代码有几点需要注意:

  1. 由硬件电路可知TLV5618的参考电压为2.048V,根据DAC输出公式可知 2 R E F C O D E 2 n 2REF\frac{CODE}{2^{n}} 2REF2nCODEV,需要注意TLV5618在输出端接了一个放大倍数两倍的放大器;CODE的范围是0 ~ ( 2 n − 1 ) (2^{n}-1) (2n1),n=12,所以CODE的范围为0~4095。
    V o u t = 2 ∗ 2.048 ∗ C O D E 2 12 V_{out} = 2 * 2.048 *\frac{CODE}{2^{12}} Vout=22.048212CODE

  2. 本设计中SCLK的频率是12.5MHz,那么可以得到本设计中 t s u ( C S − C K ) t_{su(CS-CK)} tsu(CSCK)=80ns, t s u ( C 16 − C S ) t_{su(C16-CS)} tsu(C16CS)=80ns。如果需要设计数据连续发送时,本设计一次发送周期需要1400ns,此时需要注意与 t s ( F S ) t_{s(FS)} ts(FS)的值进行比较,要不然会导致精度下降,所以需要延迟一段时间用来满足设计需求

  3. SCLK需要注意第16个下降沿之后还需要在产生一次上升沿!!!,这样数据才能送到保持寄存器或者控制寄存器。

总结

本工程名为adda,如有需要请至github仓库查看!!!


本文均为原创,欢迎转载,请注明文章出处:CSDN:https://blog.csdn.net/ZipingPan。百度和各类采集站皆不可信,搜索请谨慎鉴别。技术类文章一般都有时效性,本人习惯不定期对自己的博文进行修正和更新,因此请访问出处以查看本文的最新版本。

非原创博客会在文末标注出处,由于时效原因,可能并不是原创作者地址(已经无法溯源)。


本文均为原创,欢迎转载,请注明文章出处:CSDN:https://blog.csdn.net/ZipingPan。百度和各类采集站皆不可信,搜索请谨慎鉴别。技术类文章一般都有时效性,本人习惯不定期对自己的博文进行修正和更新,因此请访问出处以查看本文的最新版本。

非原创博客会在文末标注出处,由于时效原因,可能并不是原创作者地址(已经无法溯源)。

这篇关于Intel FPGA (5):dac tlv5618a的文章就介绍到这儿,希望我们推荐的文章对编程师们有所帮助!



http://www.chinasem.cn/article/870217

相关文章

FPGA编译与部署方法全方位介绍

FPGA编译与部署是FPGA开发中的核心环节,涉及从代码编写、调试到将设计部署到FPGA硬件的全过程。这个流程需要经过创建项目、编写FPGA VI、模拟调试、编译生成比特流文件,最后将设计部署到硬件上运行。编译的特点在于并行执行能力、定制化硬件实现以及复杂的时钟管理。通过LabVIEW的FPGA模块和NI硬件,可以快速完成开发和部署,尤其适用于复杂控制与高性能数据处理系统。 1. FPG

FPGA开发:条件语句 × 循环语句

条件语句 if_else语句 if_else语句,用来判断是否满足所给定的条件,根据判断的结果(真或假)决定执行给出的两种操作之一。 if(表达式)语句; 例如: if(a>b) out1=int1; if(表达式)         语句1; else         语句2; 例如: if(a>b)out1=int1;elseout1=int2; if(表达式1) 语句1; els

FPGA开发:模块 × 实例化

模块的结构 对于C语言,其基本单元为函数。与此类似,Verilog的基本设计单元称之为"模块"(block)。对于整个项目的设计思想就是模块套模块。 一个模块由两个部分组成:一部分描述接口,一部分描述逻辑功能。 每个Verilog模块包含4个部分:端口定义、IO说明、内部信号声明、功能定义。且位于module和endmodule之间,如下: module block(a,b,c);inpu

LabVIEW环境中等待FPGA模块初始化完成

这个程序使用的是LabVIEW环境中的FPGA模块和I/O模块初始化功能,主要实现等待FAM(Field-Programmable Gate Array Module,FPGA模块)的初始化完成,并处理初始化过程中的错误。让我们逐步分析各部分的功能: 1. Wait for FAM Initialization框架 此程序框架用于等待I/O模块成功初始化。如果在5秒钟内模块没有完成配

FPGA随记——小说 可综合和不可综合

当然我在网络上找到了些可综合和不可综合的解释 感觉也很有参考价值: https://wenda.so.com/q/1378362174074040 综合就是把你写的rtl代码转换成对应的实际电路。 比如你写代码assign a=b&c; EDA综合工具就会去元件库里拿一个二输入与门出来,然后输入端分别接上b和c,输出端接上a 假如你写了很多这样的语句 assign a=b&c; assig

Xilinx系FPGA学习笔记(五)ROM的IP核学习

系列文章目录 文章目录 系列文章目录前言ROM IP分布式ROM生成ROM配置创建COE文件 块ROM生成如何快速生成Example Design 两种ROM对比 前言 最近在学习小梅哥的xilinx型FPGA开发板,一边学习一边记录,简化整理一下笔记 ROM IP 在 Memories &Storage Elements 下可以看到有两个与 ROM 相关的

学习硬件测试05:NTC(ADC)+正弦波(DAC)+DMA(ADC+DAC)(P73、P76、P78)

文章以下内容全部为硬件相关知识,鲜有软件知识,并且记的是自己需要的部分,大家可能看不明白。 一、NTC(ADC) 1.1实验现象 本实验用 NTC 采集温度,数码管实时显示温度数据(整数),左下角 USB 小串口每隔 1S 打印温度信息。 1.2硬件电路 NTC 电阻是一个模拟温度传感器,随着温度的升高,电阻值逐渐减小。电路简单介绍如下: 电源滤波电容在 25℃ 室温下 NTC 电

基于FPGA的开源项目:FOC/SHA/USB/JPEG等

文章目录 [1. USB 1.1控制器](https://github.com/WangXuan95/FPGA-USB-Device)[2. FOC控制算法](https://github.com/WangXuan95/FPGA-FOC)[3. BSV高级硬件描述语言入门指南](https://github.com/WangXuan95/BSV_Tutorial_cn)[4. 基于XDMA的

LCD彩条显示——FPGA学习笔记10

部分素材来自原子哥 一、LCD简介         基本原理:在两块平行玻璃板中填充液晶材料,通过电场控制液晶分子旋转从而达到透光和遮光的目的。

LabVIEW开发FPGA方法与FIFO数据丢失处理

开发基于NI 7975R FPGA的系统涉及一系列流程,包括驱动安装、LabVIEW项目设置、开发调试、编译和与Windows系统的通信。重点在于FIFO的正确配置,避免数据丢失是关键环节之一,尤其是在使用高速数据流传输时。以下将详细介绍这些过程,并重点讨论FIFO数据丢失的原因与解决方案。 FPGA开发流程 驱动安装与工具准备:开发FPGA需要安装LabVIEW FPGA模块以及N