构词法概要

2024-03-10 01:08
文章标签 概要 构词法

本文主要是介绍构词法概要,希望对大家解决编程问题提供一定的参考价值,需要的开发者们随着小编来一起学习吧!

构词法(Word Formation)指的是我们构成一个单词的方式。就是由已知到未知,由基本词到新词的一个过程。
学习构词法,就像学习汉字的偏旁部首一样,通过规律性组合,我们得到一个新的单词。学习构词法比较容易,无非就是前缀和后缀的记忆。可如果想要体悟到其中的深层内涵,还需要两方面的知识作为辅助:

音法:组件的组合往往并非单纯的拼接,语言为人类服务,按照人类的习惯,往往会在单词的连接处进行一定的处理,致使读起来流畅、简洁、有力。如:就近双写、辅音换元音、pmf灵活互换等等。学习音法可以帮助我们体悟构词的精髓。

词根:有些人学过构词法之后,感觉运用上并不是很有效。其一是由于单词的演变,构词法适应大部分词,但绝非所有;其二是学习深度的原因,很可能是没有领悟到构词法的精要;其三就是词根基础。我们讲,构词法是讲词的起源,讲各部件的有序组合。可是,新词本就是来源于基础词,如果对基础词不够熟悉,那我们最终的效果可能很难让人满意。其实,我们这里所说的单词基础,也就是词根,词根我们一个联想的基础。
我们考虑一下,其实前缀和后缀都是修饰词根的,词根奠定这个词的语义基础,前缀在语义上进行一定的修饰,后缀再对词性进行把控,这样我们构成的新词结构上就十分完备了。
不过话说回来,构词法的这项方法还是十分重要的,就算是目前没有足够的单词基础,如果能掌握这门方法,也可以在英语的不断学习中体悟。
同为语言,外国人也是人。所以在学习的过程中也可以结合我们汉语的组字法进行联想学习。

下面,是我在学习过程中做的一些笔记,大家如果想深入学习可

这篇关于构词法概要的文章就介绍到这儿,希望我们推荐的文章对编程师们有所帮助!



http://www.chinasem.cn/article/792525

相关文章

【阅读文献】一个使用大语言模型的端到端语音概要

摘要 ssum框架(Speech Summarization)为了 从说话人的语音提出对应的文本二题出。 ssum面临的挑战: 控制长语音的输入捕捉 the intricate cross-mdoel mapping 在长语音输入和短文本之间。 ssum端到端模型框架 使用 Q-Former 作为 语音和文本的中介连接 ,并且使用LLMs去从语音特征正确地产生文本。 采取 multi-st

20151207 spring概要

AOP 多个类中出现相同的方法 业务逻辑中出现的重复性代码 抽取融合 --- 基本概念: 连接点 具有边界性质,相当于锚的位置 切点 相当于一些已经被抽取的重复性代码的位置,和锚做连接 增强 抽取出来的重复性代码和逻辑 目标对象 目标类 引介 织入 代理 切面 --- 实现重复逻辑的复用: 1 在目标对象中设置连接点。 2 编写增强代码,

IOS事件处理编程指南(一)——概要

在IOS设备中,我们能够处理多种事件。IOS将事件分为了如下三种:MultiTouch events,Motion events,和Remote control events。 被UIKit简化的事件处理 不用多说,UIKit框架为我们封装并实现了一些常用事件,同时,我们也可以通过重写touch系列响应函数,或为View添加系统定义好的或我们自定义的Gesture Recongize来处

OpenResty 概要及原理科普

点击上方“朱小厮的博客”,选择“设为星标” 后台回复"高效Java"领取《Effective Java第三版》 欢迎跳转到本文的原文链接:https://honeypps.com/architect/introduction-of-openresty/ OpenResty® 是一个基于 Nginx 与 Lua 的高性能 Web 平台,其内部集成了大量精良的 Lua 库、第三方模块以及大多数的依

FPGA之JESD204B接口——总体概要 实例 中

1、AD9174配置 本设计采用AD9174,其是一款高性能、双通道、16位数模转换器(DAC),支持高达12.6 GSPS的DAC采样速率。该器件具有8通道、15.4 Gbps JESD204B数据输入端口、高性能片内DAC时钟倍频器和数字信号处理功能,适合单频段和多频段直接至射频(RF)无线应用,本设计要求 (1)200M用户数据,通道内插x6,主路径内插x8,总共48倍内插,实现fs=9.6

FPGA之JESD204B接口——总体概要 首片

1. 简介 JESD204是一种连接数据转换器(ADC和DAC)和逻辑器件的高速串行接口,该标准的 B 修订版支持高达 12.5 Gbps串行数据速率(目前C修订版已经发布,即JESD204C),并可确保 JESD204 链路具有可重复的确定性延迟。随着高速ADC跨入GSPS范围,与FPGA(定制ASIC)进行数据传输的首选接口协议是JESD204B。 在上一篇有关SerDes的博客《SerD

FPGA之JESD204B接口——总体概要 前奏

在开始了解高速接口的时候,必然会涉及到SerDes,本篇博客主要是在阅读大量文献之后形成的转述和总结。serdes的知识点实际上非常多,并且很多文章论述的侧重点不一样,有的测重整体,有的着眼细节,我则综合提取,以帮助跟我一样的初学者能够初步建立对SerDes清晰的认识。 1. 简介 SerDes是Serializer/Deserializer的缩写,即串行器和解串器,顾名思义是一种将并行数

软工文档-机房收费系统:概要设计说明书

概要设计说明书             1引言 1.1编写目的         本阶段的主要任务是在用户的需求分析阶段的基础上,对机房收费系统做概要设计,为在需求分析阶段得到的目标系统的物理模型确定一个合理的软件系统的体系结构。包括合理地划分组成系统的模块、模块间的调用关系及模块间的接口,并且为软件系统提供所用的数据结构或者数据库结构。同时为下一阶段的详细设计做参考。 本文档的读

软件工程:(四)概要设计

一.定义          概要设计是一个设计师根据用户交互过程和用户需求来形成交互框架和视觉框架的过程,其结果往往以反映交互控件布置、界面元素分组以及界面整体板式的页面框架图的形式来呈现。这是一个在用户研究和设计之间架起桥梁,使用户研究和设计无缝结合,将对用户目标与需求转换成具体界面设计解决方案的重要阶段。     二.主要内容:   (1)将软件划分成若干独立成分的依据;

day31-测试之性能测试工具JMeter的功能概要、元件作用域和执行顺序

目录 一、JMeter的功能概要         1.1.文件目录介绍                 1).bin目录                 2).docs目录                 3).printable_docs目录                 4).lib目录         1.2.基本配置                 1).汉化