本文主要是介绍32位快速加法器设计,希望对大家解决编程问题提供一定的参考价值,需要的开发者们随着小编来一起学习吧!
32位快速加法器设计
实验目的
帮助学生理解成组进位产生函数,成组进位传递函数的概念,熟悉 Logisim 平台子电路的概念,能利用前述实验封装好的4位先行进位子电路以及4位快速加法器子电路构建16位、32位、64位快速加法器,并能利用相关知识分析对应电路的时间延迟,理解电路并行的概念。
实验内容
利用16位快速加法器以及先行进位电路构建32位快速加法器,并探讨其时间延迟。
可能方案:(1)2个16位加法器直接串联,C16 信号采用下层的进位输出;(2))2个16位加法器直接串联,C16 进位输入采用上层的进位输出;(3)在16位快速加法器的基础上再增加一级组间先行进位电路,类似64位快速加法器的方法;分别分析3种不同方案可能的总延迟,选择速度最快的方案实现32位快速加法器,并分析其时间延迟,其引脚如图所示。其中 X,Y 为32位相加数,Cin 为进位输入,S 为和数输出,Cout 为进位输出,Overflow 为有符号加法运算溢出信号。
电路引脚
信号 输入/输出 位宽 说明
X 输入 32位 加数
Y 输入 32位 加数
C0 输入 1位 进位输入
S 输出 32位 运算和
C32 输出 1位 最32位进位位
C31 输出 1位 第31位进位位
电路测试
完成实验后,利用文本编辑工具打开 alu.circ 文件,将所有文字信息复制粘贴到 Educod
这篇关于32位快速加法器设计的文章就介绍到这儿,希望我们推荐的文章对编程师们有所帮助!