本文主要是介绍sdc约束设计:set_ideal_network,希望对大家解决编程问题提供一定的参考价值,需要的开发者们随着小编来一起学习吧!
1、set_ideal_network
将设计中的一组端口或管脚标记为理想网络。使得目标的电阻电容都是0,而且cell和net都会dont_touch(综合不做任何优化),都是0延迟。比dont_touch更野蛮,ideal_network不再计算延迟。
设置ideal_network,免除时序相关的分析和优化、取消相关约束(Design Rule Constaints,比如max_capacitance、max_fanout、max_transition等)。
默认set_ideal_network具有传播性,传播直到遇上时序单元或者boundary cell(多输入的cell,其中有一个输入来源没有ideal属性,则称之为boundary cell)。
这篇关于sdc约束设计:set_ideal_network的文章就介绍到这儿,希望我们推荐的文章对编程师们有所帮助!