本文主要是介绍互连线的阻抗不连续,希望对大家解决编程问题提供一定的参考价值,需要的开发者们随着小编来一起学习吧!
前言
保持互连通道的阻抗连续性,是信号完整性设计的一项重要内容。
互连通道中如果存在阻抗不连续点,不仅会引起待传输信号本身的反射,而且可能还会放大其他方面因素的影响。
例如串扰噪声耦合到邻近线,在临近线上传播,如果邻近线上存在多处不连续点,串扰噪声也会反复的反射震荡叠加,最终可能叠加出更大的噪声。
如果互连线线宽变化,就会产生阻抗突变。
线宽变化的几种典型情况是:
1)互连线需要减小线宽才能进入到密集的BGA封装下面
2)串联在互连线上的电阻焊盘、电容焊盘、表贴连接器焊盘、芯片封装引脚焊盘等通常宽度大于互连线宽度,在焊盘位置阻抗下降(电场的耦合增加了互连线的局部容性负载,所以阻抗下降)。
如果信号上升时间较长,信号几乎感觉不到这些局部阻抗变化,但如果信号速率非常高,上升时间很短,这些影响就体现出来(如5G以上信号)。
分支结构
互连线中的分支结构会使分支点处阻抗下降。
因为信号传输到分支处,感受到的是两条传输线的并联,如果不考虑上升时间的影响,理论上的阻抗为特性阻抗的一半。但实际上由于信号上升时间不为0,信号感受到的阻抗不会低到特性阻抗的一半。
下图显示了分支长度(用延时表示)分别为5%Tr、10%Tr、20%Tr 三种情况下,上升时间为600ps的信号感受到的阻抗变化。可见分支越长,阻抗下降越严重。
这篇关于互连线的阻抗不连续的文章就介绍到这儿,希望我们推荐的文章对编程师们有所帮助!