AltiumDesigner原理图编译错误报告信息解释

2023-10-29 03:01

本文主要是介绍AltiumDesigner原理图编译错误报告信息解释,希望对大家解决编程问题提供一定的参考价值,需要的开发者们随着小编来一起学习吧!

提示:文章写完后,目录可以自动生成,如何生成可参考右边的帮助文档

文章目录

  • 前言
  • 一、ViolationsAssociated with Buses 有关总线电⽓错误的各类型(共 12 项)
  • 二、ViolationsAssociated Components 有关元件符号电⽓错误(共 20 项)
  • 三、ViolationsAssociated with Document 相关的⽂档电⽓错误(共 10 项)
  • 四、ViolationsAssociated With Nets 有关⽹络电⽓错误(共 19 项)
  • 五、ViolationsAssociated With Others 有关原理图的各种类型的错误 (3 项 )
  • 总结


前言

在绘制好原理图后对原理图进⾏编辑检查时,会出现各种错误,下⾯列出常见错误的中英对照。


提示:以下是本篇文章正文内容,下面案例可供参考

一、ViolationsAssociated with Buses 有关总线电⽓错误的各类型(共 12 项)

Bus indices out of range 总线分⽀索引超出范围
Bus range syntax errors 总线范围的语法错误
Illegal bus range values ⾮法的总线范围值
Illegal bus definitions 定义的总线⾮法
Mismatched bus label ordering 总线分⽀⽹络标号错误排序
Mismatched bus/wire object on wire/bus 总线 / 导线错误的连接导线 / 总线
Mismatched Bus widths 总线宽度错误
Mismatched Bus section index ordering 总线范围值表达错误
Mismatched electrical types on bus 总线上错误的电⽓类型
Mismatched Generics on bus (first index) 总线范围值的⾸位错误
Mismatched Generics on bus (second index) 总线范围值末位错误
Mixed generics and numeric bus labeling 总线命名规则错误

二、ViolationsAssociated Components 有关元件符号电⽓错误(共 20 项)

Component Implementations with duplicate pins usage 元件管脚在原理图中重复被使⽤
Component Implementations with invalid pin mappings 元件管脚在应⽤中和 PCB 封装中的焊盘不符
Component Implementations with missing pins in sequence 元件管脚的序号出现序号丢失
Component contaning duplicate sub-parts 元件中出现了重复的⼦部分
Component with duplicate Implementations 元件被重复使⽤
Component with duplicate pins 元件中有重复的管脚
Duplicate component models ⼀个元件被定义多种重复模型
Duplicate part designators 元件中出现标⽰号重复的部分
Errors in component model parameters 元件模型中出现错误的的参数
Extra pin found in component display mode 多余的管脚在元件上显⽰
Mismatched hidden pin component 元件隐藏管脚的连接不匹配
Mismatched pin visibility 管脚的可视性不匹配
Missing component model parameters 元件模型参数丢失
Missing component models 元件模型丢失
Missing component models in model files 元件模型不能在模型⽂件中找到
Missing pin found in component display mode 不见的管脚在元件上显⽰
Models found in different model locations 元件模型在未知的路径中找到
Sheet symbol with duplicate entries ⽅框电路图中出现重复的端⼝
Un-designated parts requiring annotation 未标记的部分需要⾃动标号
Unused sub-part in component 元件中某个部分未使⽤

三、ViolationsAssociated with Document 相关的⽂档电⽓错误(共 10 项)

Conflicting constraints 约束不⼀致的
Duplicate sheet symbol name 层次原理图中使⽤了重复的⽅框电路图
Duplicate sheet numbers 重复的原理图图纸序号
Missing child sheet for sheet symbol ⽅框图没有对应的⼦电路图
Missing configuration target 缺少配置对象
Missing sub-project sheet for component 元件丢失⼦项⽬
Multiple configuration targets ⽆效的配置对象
Multiple top-level document ⽆效的顶层⽂件
Port not linked to parent sheet symbol ⼦原理图中的端⼝没有对应到总原理图上的端⼝
sheet enter not linked to child sheet ⽅框电路图上的端⼝在对应⼦原理图中没有对应端⼝

四、ViolationsAssociated With Nets 有关⽹络电⽓错误(共 19 项)

Adding hidden net to sheet 原理图中出现隐藏⽹络
Adding Items from hidden net to net 在隐藏⽹络中添加对象到已有⽹络中
Auto-assigned ports to device pins ⾃动分配端⼝到设备引脚
Duplicate nets 原理图中出现重名的⽹络
Floating net labels 原理图中有悬空的⽹络标签
Global power-objects scope changes 全局的电源符号错误
Net parameters with no name ⽹络属性中缺少名称
Net parameters with no value ⽹络属性中缺少赋值
Nets containing floating input pins ⽹络包括悬空的输⼊引脚
Nets with multiple names 同⼀个⽹络被附加多个⽹络名
Nets with no driving source ⽹络中没有驱动
Nets with only one pin ⽹络只连接⼀个引脚
Nets with possible connection problems ⽹络可能有连接上的错误
Same Net used in multiple Differential Pairs同⼀⽹络⽤于多差分
Sheets containing duplicate ports 原理图中包含重复的端⼝
Signals with drivers 信号⽆驱动
Signals with load 信号⽆负载
Unconnected objects in net ⽹络中的元件出现未连接对象
Unconnected wires 原理图中有没连接的导线

五、ViolationsAssociated With Others 有关原理图的各种类型的错误 (3 项 )

No Error ⽆错误
Object not completely within sheet boundaries 原理图中的对象超出了图纸边框
Off-grid object 原理图中的对象不在格点位置
Violationsassociated with parameters 有关参数错误的各种类型(2 项 )
Same parameter containing different types 相同的参数出现在不同的模型中
Same parameter containing different values 相同的参数出现了不同的取值


总结

这些知识只是针对于初学者。刚开始画PCB板的时候,因为自身的英语不好,而使用翻译软件翻译的内容有些不是很契合,所以我也走了许多弯路。当我接触画图2年之后,虽然还算是初学者,但是这些基础的东西我也很熟悉了。
现在我将这些最基础的东西做成表,以供刚接触画PCB图的同学使用,希望我这篇文章能够让大家少走一些弯路。
有那些不对的地方,欢迎大家指正。我看到之后,一定也会尽快回复。

这篇关于AltiumDesigner原理图编译错误报告信息解释的文章就介绍到这儿,希望我们推荐的文章对编程师们有所帮助!



http://www.chinasem.cn/article/297834

相关文章

wolfSSL参数设置或配置项解释

1. wolfCrypt Only 解释:wolfCrypt是一个开源的、轻量级的、可移植的加密库,支持多种加密算法和协议。选择“wolfCrypt Only”意味着系统或应用将仅使用wolfCrypt库进行加密操作,而不依赖其他加密库。 2. DTLS Support 解释:DTLS(Datagram Transport Layer Security)是一种基于UDP的安全协议,提供类似于

业务中14个需要进行A/B测试的时刻[信息图]

在本指南中,我们将全面了解有关 A/B测试 的所有内容。 我们将介绍不同类型的A/B测试,如何有效地规划和启动测试,如何评估测试是否成功,您应该关注哪些指标,多年来我们发现的常见错误等等。 什么是A/B测试? A/B测试(有时称为“分割测试”)是一种实验类型,其中您创建两种或多种内容变体——如登录页面、电子邮件或广告——并将它们显示给不同的受众群体,以查看哪一种效果最好。 本质上,A/B测

【北交大信息所AI-Max2】使用方法

BJTU信息所集群AI_MAX2使用方法 使用的前提是预约到相应的算力卡,拥有登录权限的账号密码,一般为导师组共用一个。 有浏览器、ssh工具就可以。 1.新建集群Terminal 浏览器登陆10.126.62.75 (如果是1集群把75改成66) 交互式开发 执行器选Terminal 密码随便设一个(需记住) 工作空间:私有数据、全部文件 加速器选GeForce_RTX_2080_Ti

maven 编译构建可以执行的jar包

💝💝💝欢迎莅临我的博客,很高兴能够在这里和您见面!希望您在这里可以感受到一份轻松愉快的氛围,不仅可以获得有趣的内容和知识,也可以畅所欲言、分享您的想法和见解。 推荐:「stormsha的主页」👈,「stormsha的知识库」👈持续学习,不断总结,共同进步,为了踏实,做好当下事儿~ 专栏导航 Python系列: Python面试题合集,剑指大厂Git系列: Git操作技巧GO

Windows环境利用VS2022编译 libvpx 源码教程

libvpx libvpx 是一个开源的视频编码库,由 WebM 项目开发和维护,专门用于 VP8 和 VP9 视频编码格式的编解码处理。它支持高质量的视频压缩,广泛应用于视频会议、在线教育、视频直播服务等多种场景中。libvpx 的特点包括跨平台兼容性、硬件加速支持以及灵活的接口设计,使其可以轻松集成到各种应用程序中。 libvpx 的安装和配置过程相对简单,用户可以从官方网站下载源代码

Linux命令(11):系统信息查看命令

系统 # uname -a # 查看内核/操作系统/CPU信息# head -n 1 /etc/issue # 查看操作系统版本# cat /proc/cpuinfo # 查看CPU信息# hostname # 查看计算机名# lspci -tv # 列出所有PCI设备# lsusb -tv

Golang test编译使用

创建文件my_test.go package testsimport "testing"func TestMy(t *testing.T) {t.Log("TestMy")} 通常用法: $ go test -v -run TestMy my_test.go=== RUN TestMyTestMy: my_test.go:6: TestMy--- PASS: TestMy (0.

【小迪安全笔记 V2022 】信息打点9~11

第9天 信息打点-CDN绕过篇&漏洞回链8接口探针&全网扫指&反向件 知识点: 0、CDN知识-工作原理及阻碍 1、CDN配置-域名&区域&类型 2、CDN绕过-靠谱十余种技战法 3、CDN绑定-HOSTS绑定指向访问 CDN 是构建在数据网络上的一种分布式的内容分发网。 CDN的作用是采用流媒体服务器集群技术,克服单机系统输出带宽及并发能力不足的缺点,可极大提升系统支持的并发流数目,减少或避

Weex入门教程之4,获取当前全局环境变量和配置信息(屏幕高度、宽度等)

$getConfig() 获取当前全局环境变量和配置信息。 Returns: config (object): 配置对象;bundleUrl (string): bundle 的 url;debug (boolean): 是否是调试模式;env (object): 环境对象; weexVersion (string): Weex sdk 版本;appName (string): 应用名字;

C++/《C/C++程序编译流程》

程序的基本流程如图:   1.预处理        预处理相当于根据预处理指令组装新的C/C++程序。经过预处理,会产生一个没有宏定义,没有条件编译指令,没有特殊符号的输出文件,这个文件的含义同原本的文件无异,只是内容上有所不同。 读取C/C++源程序,对其中的伪指令(以#开头的指令)进行处理将所有的“#define”删除,并且展开所有的宏定义处理所有的条件编译指令,如:“#if”、“