1.7.1 总线

2024-08-30 09:52
文章标签 总线 1.7

本文主要是介绍1.7.1 总线,希望对大家解决编程问题提供一定的参考价值,需要的开发者们随着小编来一起学习吧!

假设某系统总线在一个总线周期中并行传输4个字节信息,一个总线周期占用2个是时钟周期,总线时钟频率为10MHZ,则总线带宽是( )。
A. 10MB/s
B. 20MB/s
C. 40MB/s
D. 80MB/s

正确答案是 B。
解析
总线带宽是指单位时间内总线上传输数据的位数,通常用每秒传送信息的字节数来衡量,单位为B/s。由题意可知,在1个总线周期(2个是时钟周期)内传输了4个字节信息,时钟周期=10MHz=0.1us,因此总线带宽为4B/(2 * 0.1us)=4B/(0.2*10-6s)=20MB/s

计算机执行程序时,在一个指令周期的过程中,为了能够从内存中读指令操作码,首先是将( )的内容送到地址总线上。
A. 程序计数器PC
B. 指令寄存器IR
C. 状态寄存器SR
D. 通用寄存器GR

正确答案是 A。
解析
计算机执行程序时,在一个指令周期的过程中,为了能够从内存中读指令操作码,首先是将程序计数器(PC)的内容送到地址总线上。

挂接在总线上的多个部件,( )。
A. 只能分时向总线发送数据,并只能分时从总线接收数据
B. 只能分时向总线发送数据,但可同时从总线接收数据
C. 可同时向总线发送数据,并同时从总线接收数据
D. 可同时向总线发送数据,但只能分时从总线接收数据

正确答案是 B。
解析
本题考查考生对总线概念的理解。总线是一个大家都能使用的数据传输通道,大家都可以使用这个通道,但发送数据时,是采用的分时机制,而接收数据时可以同时接收,也就是说,同一个数据,可以并行的被多个客户收取。如果该数据不是传给自己的,数据包将被丢弃。

总线复用方式可以( )。
A. 提高总线的传输带宽
B. 增加总线的功能
C. 减少总线中信号线的数量
D. 提高CPU利用率

正确答案是 C。
解析
总线复用,顾名思义就是一条总线实现多种功能。常见的总线复用方式有总线分时复用,它是指在不同时段利用总线上同一个信号线传送不同信号,例如,地址总线和数据总线共用一组信号线。采用这种方式的目的是减少总线数量,提高总线的利用率。

在32位的总线系统中,若时钟频率为1000MHz,总线上10个时钟周期传送一个32位字,则该总线系统的数据传送速率约为( )MB/s。
A. 100
B. 200
C. 400
D. 800

正确答案是 C。
解析
因为时钟频率为1000MHz,所以1个时钟周期为(1/1000M)s,又知道10个时钟周期传送一个32位字(4B),则该总线系统的数据传送速率为4X1000MB/10=400MB。

计算机在执行一个指令的过程中,需要直接寻址,首先要将( )的值送到地址总线上。
A. 指令寄存器(IR)
B. 通用寄存器(GR)
C. 累加器(AC)
D. 内存单元所在地址

正确答案是 D。
解析
本题考查计算机系统基础知识。
计算机在直接寻址时,需要从内存读取操作数,要先将操作数的地址送到地址总线上。

以下关于PCI总线和SCSI总线的叙述中,正确的是( )。
A. PCI总线是串行外总线,SCSI总线是并行内总线
B. PCI总线是串行内总线,SCSI总线是串行外总线
C. PCI总线是并行内总线,SCSI总线是串行内总线
D. PCI总线是并行内总线,SCSI总线是并行外总线

正确答案是 D。
解析
本题考查的是常见总线的分类。
PCI总线:是目前微型机上广泛采用的内总线,采用并行传输方式。
SCSI总线:小型计算机系统接囗时一条并行外总线,广泛用于连接软硬磁盘、光盘、扫描仪等。
综上所述,本题选择D选项。

三总线结构的计算机总线系统由( )组成。
A. CPU总线、内存总线和IO总线
B. 数据总线、地址总线和控制总线
C. 系统总线、内部总线和外部总线
D. 串行总线、并行总线和PCI总线

正确答案是 B。
解析
计算机内部总线为三总线结构,它们分别是地址总线、数据总线和控制总线。
数据总线:传送数据信息,CPU一次传输的数据与数据总线带宽相等
控制总线:传送控制信号和时序信号,如读/写、片选、中断响应信号等
地址总线:传送地址,它决定了系统的寻址空间

计算机中,系统总线用于( )连接。
A. 接口和外设
B. 运算器、控制器和寄存器
C. 主存和外设部件
D. DMA控制器和中断控制器

正确答案是 C。
解析
本题考查计算机硬件相关知识。
系统总线通常用来连接计算机中的各个部件(如CPU、内存和I/O设备),本题选择的是C选项。
寄存器和运算器部件主要用片内总线连接,B选项错误。接口和外设、DMA控制器和中断控制器由外部总线进行连接,A、D选项错误。

在由高速缓存,主存和硬盘构成的三级存储体系中,CPU执行指令时需要读取数据,那么DMA控制器和中断cpu发出的数据地址是( )。
A. 高速缓存地址
B. 主存物理地址
C. 硬盘的扇区地址
D. 虚拟地址

正确答案是 B。
解析
在DMA控制方式下主存与高速I/O设备之间会有一条直接数据通路(DMA总线)。CPU向DMA接口发出"读/写”命令,并指明主存地址、磁盘地址、读写数据量等参数。DMA控制器自动控制磁盘与主存的数据读写,每完成一整块数据读写(如1KB为一整块),才向CPU发出一次中断请求。所以这里的主存地址是主存的物理地址。

计算机中,系统总线用于( )连接。
A. 接口和外设
B. 运算器,控制器和寄存器
C. 主存及外设部件
D. DMA控制器和中断控制器

正确答案是 C。
解析
按连接部件不同,总线可分为:片内总线、系统总线、通信总线。
片内总线是芯片内部的总线,如CPU内部的总线。
系统总线是CPU、主存、I/O设备各大部件之间的信息传输线。
通讯总线用于计算机系统之间或与其他系统之间的通信。

以下关于总线的叙述中,不正确的是( )。
A. 并行总线适合近距离高速数据传输
B. 串行总线适合长距离数据传输
C. 单总线结构在一个总线上适应不同种类的设备,设计简单且性能很高
D. 专用总线在设计上可以与连接设备实现最佳匹配

正确答案是 C。
解析
在单总线结构中,CPU与主存之间、CPU与I/O设备之间、I/O设备与主存之间、各种设备之间都通过系统总线交换信息。单总线结构的优点是控制简单方便,扩充方便。但由于所有设备部件均挂在单一总线上,使这种结构只能分时工作,即同一时刻只能在两个设备之间传送数据,这就使系统总体数据传输的效率和速度受到限制,这是单总线结构的主要缺点。

这篇关于1.7.1 总线的文章就介绍到这儿,希望我们推荐的文章对编程师们有所帮助!



http://www.chinasem.cn/article/1120482

相关文章

mac jdk 1.7 dmg 官方版

百度云下载 https://pan.baidu.com/s/1SQiidrPFF5aZr4xlx0ekoQ https://pan.baidu.com/s/1SQiidrPFF5aZr4xlx0ekoQ   补充说明: 实际上oracle对于历史版本的jdk都有归档可以在官方网站上下载,只是需要注册个号就可以了。 地址如下: https://www.oracle.com/cn/java

电子电气架构---私有总线通信和诊断规则

电子电气架构—私有总线通信和诊断规则 我是穿拖鞋的汉子,魔都中坚持长期主义的汽车电子工程师。 老规矩,分享一段喜欢的文字,避免自己成为高知识低文化的工程师: 屏蔽力是信息过载时代一个人的特殊竞争力,任何消耗你的人和事,多看一眼都是你的不对。非必要不费力证明自己,无利益不试图说服别人,是精神上的节能减排。 无人问津也好,技不如人也罢,你都要试着安静下来,去做自己该做的事.而不是让内心的烦躁、

I2C总线协议(AT24C02C)

本文章是基于TQ2440开发板上的AT24C02C 一, I2C简介       IIC即Inter-Integrated Circut(集成电路总线),有飞利浦在八十年代实际出来. I2C是一种多向控制总线,就是同一个总线下可以连接多个芯片,同时每个芯片都可以作为实时数据传输的控制源. 二. 硬件结构       I2C串行总线一般有两根信号线,一根是双向的数据总线SDA, 一根是

【STM32】CAN总线基础入门

CAN总线基础入门 一、CAN简介二、主流通信协议对比三、CAN物理层1、CAN硬件电路2、CAN电平标准3、CAN收发器 – TJA1050(高速CAN)4、CAN物理层特性 四、帧格式1、CAN总线帧格式2、数据帧3、数据帧各部分用途简介4、数据帧的发展历史5、遥控帧6、错误帧7、过载帧8、帧间隔9、位填充10、波形实例 五、位同步1、接收方数据采样2、接收方数据采样遇到的问题3、位时序

java 1.7之后的Arraylist容量增长机制

一直以来都错误的理解Arraylist的容量自增长是添加一个元素容量自动加1,偶然的聊起这个话题,才发现貌似我理解错了,跑去看了Arraylist的源代码才清楚了它的容量自增长机制并不是我所认为的那样。下面是Arraylist容量增长的源代码,附上一些注释,如果有不正确的还希望大家能给纠正~~~ 首先看一下ArrayList添加元素的方法: public boolean add

V90总线伺服报800F错误

1、博途PLC工艺对象位置轴轴控功能块 博途PLC工艺对象位置轴轴控功能块(完整SCL代码)-CSDN博客文章浏览阅读423次。S7-1200PLC脉冲轴位置轴位置控制功能块S7-1200PLC脉冲轴位置轴位置控制功能块优化(完整SCL源代码)_s71200 脉冲轴-CSDN博客文章浏览阅读341次。该博客详细介绍了如何优化S7-1200 PLC的位置控制功能块,使得在轴激活限位时无需复位即可直

EventBus-Vue事件总线解析与使用指南

前言         在Vue.js中,组件通信是开发过程中非常场景的需求。根据不同的场景和需求,Vue提供了多种组件通信方式。比如父子组件通信、兄弟组件通信、跨代组件通信等。当应用程序中两个组件或者说页面之间没有引入和被引入的关系的时,或者说他们之间嵌套的结果复杂的时候,我们可以考虑如何传递数据呢?         其中适用的通信方式有 Vuex、provide 和 inject、Event

计算机总线及外部总线汇总

参考视频教程:    **编程必备基础 计算机组成原理+操作系统+计算机网络  ** 计算机总线 名称 传输速率(比特/字节) 推出年分 I²C 3.4 Mbit/s 425 kB/s 1992 Apple II series (incl. Apple IIGS) 8-bit/1 MHz 8 Mbit/s 1 MB/s[[31]](https://zh.wikip

《PCI Express体系结构导读》随记 —— 第II篇 第7章 PCIe总线的数据链路层与物理层(7)

接前一篇文章:《PCI Express体系结构导读》随记 —— 第II篇 第7章 PCIe总线的数据链路层与物理层(6) 7.1 数据链路层的组成结构 7.1.1 数据链路层的状态 3. DL_Active状态 当数据链路层处于DL_Active状态时,PCIe链路可以正常工作。此时数据链路层可以从事务层和物理层正常接收和发送TLP、并处理DLLP,此时数据链路

思考(六十九):一种基于消息总线的功能可插拔的服务器架构

架构图 +--------------------+ +----------------+ +----------------+| | | NODE 1 | | NODE 2 || TOPIC ROUTE INFO |