本文主要是介绍riscv 架构的思考,希望对大家解决编程问题提供一定的参考价值,需要的开发者们随着小编来一起学习吧!
按道理,pc指到哪里,就应该执行哪里(前提是该位置支持XIP)该位置在 system memory map该位置最好还有二进制指令pc的设置,可以由reset jtag 异常(生成和返回) 跳转指令 和顺序加4/2 来改变条件分支、无条件分支、异常生成和异常返回指令
riscv汇编语法类似 arm,第一个是目标数,第二个是源操作数(S type 指令相反)
指令分类
1.按功能
2.按存储格式
3.按是否是伪指令
jtag不可以索引pc,索引dpc,并更新dpc。dpc的值应该就是pc的值
每一个hart有一套寄存器(4096csr?+32gpr+32fpr+pc(pc其实没有实现,而是实现了csr中的dpc))
每个hart(3种Mode下)只有一个栈寄存器(sp,又名X2)
和 ARM64不同,和ARM32相同
这篇关于riscv 架构的思考的文章就介绍到这儿,希望我们推荐的文章对编程师们有所帮助!