tms320c6748专题

【创龙TMS320C6748开发板试用】+ 定时器

Timer Plus 最简单的外设之一   时钟:内部锁相环/外部时钟(计数器)或事件 模式选择:单次运行,连续运行,连续运行+周期重载 运行过程中的操作:定时器计数寄存器,时钟脉冲来,+1 比较模块产生脉冲,生成四个事件: 1.产生CPU中断到CPU控制器 2.DMA事件到DMA控制器 3.复位CPU,POR(power on reset),将CPU所有外设、核心等所有设备复位。事件由看门狗

【创龙TMS320C6748开发板试用】+ 中断学习

创龙中断视频学习:   1.优先级最高,上电复位一次 2.全局中断使能位置1,使能不可屏蔽中断,使能可屏蔽中断,中断标志寄存器相应的位被置1,且没有更高优先级的中断 3.仅次于复位中断;中断使能寄存器中不可屏蔽中断位置1 4.可屏蔽中断不发生时产生,反应可屏蔽中断未发生的原因 优先级:

创龙TI TMS320C6748定点/浮点DSP C674x开发板硬件电源接口和拔码开关、JTAG仿真器接口

TL138/1808/6748-EVM是广州创龙基于SOM-TL138/1808/6748核心板开发的一款开发板。由于SOM-TL138/1808/6748核心板管脚兼容,所以此三个核心板共用同一个底板。开发板采用核心板+底板的设计方式,尺寸为18cm*13cm,它主要帮助开发者快速评估核心板的性能。 核心板采用高密度6层板沉金无铅设计工艺,尺寸为55mm*33mm,板载3路转换率很高的DC-D

创龙TI TMS320C6748定点/浮点DSP C674x开发板硬件串口、 I2C EEPROM

TL138/1808/6748-EVM是广州创龙基于SOM-TL138/1808/6748核心板开发的一款开发板。由于SOM-TL138/1808/6748核心板管脚兼容,所以此三个核心板共用同一个底板。开发板采用核心板+底板的设计方式,尺寸为18cm*13cm,它主要帮助开发者快速评估核心板的性能。 核心板采用高密度6层板沉金无铅设计工艺,尺寸为55mm*33mm,板载3路转换率很高的DC-D

创龙TI TMS320C6748(定点/浮点DSP C674x)的Micro SD卡接口、拓展IO信号

TL138/1808/6748F-EasyEVM是广州创龙基于SOM-TL138/SOM-TL1808/SOM-TL6748F核心板开发的一款开发板。由于SOM-TL138/SOM-TL1808/SOM-TL6748核心板管脚兼容,所以此三个核心板共用同一个底板。开发板采用核心板+底板的设计方式,尺寸为16.5cm*11cm,它主要帮助开发者快速评估核心板的性能。 核心板采用高密度8层板沉金无铅

创龙TI TMS320C6748定点/浮点DSP C674xSD卡接口、拓展IO信号

TL138/1808/6748-EVM是广州创龙基于SOM-TL138/1808/6748核心板开发的一款开发板。由于SOM-TL138/1808/6748核心板管脚兼容,所以此三个核心板共用同一个底板。开发板采用核心板+底板的设计方式,尺寸为18cm*13cm,它主要帮助开发者快速评估核心板的性能。 核心板采用高密度6层板沉金无铅设计工艺,尺寸为55mm*33mm,板载3路转换率很高的DC-D

创龙TI TMS320C6748(定点/浮点DSP C674x)的USB接口

CPU OMAP-L138、TMS320C6748、AM1808三款CPU管脚兼容,外设资源也一样。 TMS320C6748 TI TMS320C6748是一款低功耗浮点DSP处理器。支持DSP的高数字信号处理性能和精简指令计算机(RISC)技术,采用一个高性能的456MHz TMS320C674x 32位处理器。以下是TMS320C6748 CPU的资源框图: USB接口 FCON

创龙TMS320C6748开发板———PSC配置及GPIO介绍

一、 PSC (电源和睡眠控制器)配置介绍        TMS320C6748 是 Ti 公司的一款超低功耗 DSP 产品,相比其他系列 DSP 它多了 PSC 这个模块,用以管理各个外设的睡眠和唤醒,大大节约了系统功耗,下面我们具体介绍这个模块的细节以及配置。         ( 1 ) PSC 模块共有两个控制器模块,分别负责以下外设的配置。