lvpecl专题

差分逻辑电平 — LVDS、CML、LVPECL、HCSL互连

前言 首先了解差分逻辑电平、单端逻辑电平的基础知识 地址:常见的逻辑电平_常用的逻辑电平-CSDN博客 注: ECL >> PECL >> LVPECL演变;     ECL速度快,驱动能力强,噪声小,但是功耗大,使用中需要负电源。为了简化电源,出现了PECL和LVPECL的输出模式。PECL电路速度快,驱动能力小,噪声小,高频。高功耗是PECL输出的主要缺点,且不同电平不能驱动

普通时钟信号-TTL/CMOS LVPECL LVDS HCSL

1.TTL/CMOS 2.LVPECL Low Voltage Positive Emitter Coupled Logic 低电压正射极耦合逻辑 3.LVDS 4.HCSL Host Clock Signal Level 主机时钟信号电平

高速电路设计----第三章(3)LVPECL、CML逻辑电平详解

一、LVPECL介绍         LVPECL是ECL电平的正电源、低电压版本。         ECL电平是指发射极耦合逻辑(Emitter   Coupled  Logic),与TTL相同,ECL的主体结构由三极管组成,不同的是 ECL内部的三极管工作在非饱和状态(即截止或者放大状态),符合高速信号逻辑状态迅速变化的要求。从这点上来说,ECL速率的提升是以功耗的增大为代价的。