本文主要是介绍【Script系列】makefile的override指示符与gcc -ldl选项作用,希望对大家解决编程问题提供一定的参考价值,需要的开发者们随着小编来一起学习吧!
DATE: 2019-2-20
1、参考
Makefile中override 指示符
gcc -ldl 选项作用
Makefile 使用总结
2、makefile中override指示符释义
2.1、override用法说明
通常在执行make时,如果通过命令行定义了一个变量,那么它将替代在Makefile中出现的同名变量的定义。就是说,对于一个在Makefile中使用常规方式(使用“=”、“:=”或者“define”)定义的变量,我们可以在执行make时通过命令行方式重新指定这个变量的值,命令行指定的值将替代出现在Makefile中此变量的值。
如果不希望命令行指定的变量值替代在Makefile中的变量定义,那么我们需要在Makefile中使用指示符“override”来对这个变量进行声明, 像下边那样:
override VARIABLE = VALUE
或
这篇关于【Script系列】makefile的override指示符与gcc -ldl选项作用的文章就介绍到这儿,希望我们推荐的文章对编程师们有所帮助!