本文主要是介绍微机原理常考简答题(二),希望对大家解决编程问题提供一定的参考价值,需要的开发者们随着小编来一起学习吧!
一,简述8086CPU响应可屏蔽中断的条件及过程。
CPU响应可屏蔽中断的条件是有中断请求,中断标志IF=1开中断,现行指令执行结束。
CPU响应可屏蔽中断的过程:CPU在INTR引脚上接到一个中断请求信号,如果此时IF=1,并且,当前的中断有最高的优先级,CPU就会在当前指令执行结束完以后开始响应外部中断请求。这是,CPU通过INTA引脚连续发送两个负脉冲,外设接口在接到第二个负脉冲后,在数据线上发送中断类型码,CPU接到这个中断类型码后做如下操作:
1将中断类型码放入暂存器保存;
2将标志寄存器内容入栈,保护中断状态;
3将IF和TF表示清零;
4保护断点。IP和CS内容入栈;
5根据当前中断类型码,在中断向量表找到相应的中断子程序的首地址,将其装入IP和CS,这样就可以实现自动转向中断服务子程序处执行。
二,在最小模式下,8086CPU一个基本的总线周期一般由几个时钟周期组成?以读总线周期为例,请说明在每个时钟周期中,CPU做了哪些工作?
在最小模式下,8086CPU一个基本的总线周期一般由4个时钟周期组成。以读总线周期为例,在T1时钟周期,CPU经地址/数据复用线AD15~AD0,地址/状态复用线A19/S7~A16/S3发出20位地址信息,发出地址信息的同时BHE非和ALE控制信号有效。在T2状态时,A19/S6~A16/S3上的地址信号消失,而出现S6~S3状态信号,这些状态信号保持到读周期结束。AD15~AD0变成高阻状态,为读入数据准备。在T3状态,如果存储器或I/O端口已做好了数据准备而不需要等待状态时,则在T3状态期间将数据放到数据总线上,在T3结束后,CPU从AD15~AD0上读取数据。在T4状态,CPU对数据总线进行采样,读取数据。
拜~
这篇关于微机原理常考简答题(二)的文章就介绍到这儿,希望我们推荐的文章对编程师们有所帮助!